Khác biệt giữa bản sửa đổi của “Chip cầu nam”

Nội dung được xóa Nội dung được thêm vào
Xóa phần không dịch hết sau 1 tháng và sơ đồ tiếng Anh
Dòng 4:
'''Chip cầu nam''', hay còn gọi là [[Input/output|I/O]] Controller Hub (ICH), là một chip đảm nhiệm những việc có tốc độ chậm của [[bo mạch chủ]] trong [[chipset]]. Khác với [[chip cầu bắc]], chip cầu nam không được kết nối trực tiếp với [[CPU]]. Đúng hơn là chip cầu bắc kết nối chip cầu nam với CPU.
 
 
{{Đang dịch 2 (nguồn)
|ngày = 15
|tháng = 07
|năm = 2007
|1 = tiếng Anh
}}
==Tổng quan==
Bởi vì chip cầu nam được đặt xa CPU hơn, nó được giao trách nhiệm liên lạc với các thiết bị có tốc độ chậm hơn trên một [[máy vi tính]] điển hình. Một chíp cầu nam điển hình thường làm việc với một vài chíp cầu bắc khác, mỗi cặp chíp cầu bắc và nam phải có thiết kế phù hợp thì mới có thể làm việc với nhau; chưa có chuẩn công nghiệp rộng rãi cho các thiết kế thành phần lôgic cơ bản của chipset để chúng có thể hoạt động được với nhau. Theo truyền thống, giao tiếp chung giữa chip cầu bắc và chip cầu nam đơn giản là bus PCI, vì thế mà nó tạo nên một hiệu ứng cổ chai (bottleneck), phần lớn các chipset hiện thời sử dụng các giao tiếp chung (thường là thiết kế độc quyền) có hiệu năng cao hơn.
Hàng 16 ⟶ 9:
===Tên gọi===
Tên gọi "chip cầu nam" bắt nguồn từ việc vẽ một kiến trúc trên sơ đồ. Trong đó CPU phải ở trên sơ đồ tại phía bắc. CPU nối với chipset qua một cầu nối có tốc độ cao([[cầu bắc(máy tính)|cầu bắc]]) ở ''phía bắc'' của các thiết bị khác đã vẽ. Cầu bắc sau đó được nối với phần còn lại của chípet qua một cầu nối có tốc độ chaamh hơn chậm( cầu nam ).
 
===Chức năng===
Chức năng của chip cầu nam bao gồm :
*[[Liên kết ngoại vi|PCI bus]].PCI bus hỗ trợ kỹ thuật cho chuẩn PCI, nhưng cũng hỗ trợ cho các chuẩn [[PCI-X]] và [[PCI Express]].
*[[Industry Standard Architecture|ISA bus]] or [[chân đếm thấp|cầu LPC]]. Mặc dù hỗ trợ kỹ thuật của ISA ít khi được tận dụng nhưng nó đã là một phần tích hợp của chip cầu nam hiện đại. The LPC Bridge provides a data and control path to the SIO (the normal attachment for the keyboard, mouse, parallel port, serial port, [[Infra-red|IR port]], and floppy controller) and [[BIOS]] ROM ([[Flash memory|flash]]).
*[[System Management Bus|SMBus]]. The SMBus is used to communicate with other devices on the motherboard (e.g. system fans).
*[[Direct memory access|DMA controller]]. The DMA controller allows ISA or LPC devices direct access to [[main memory]] without needing help from the CPU.
*[[Programmable Interrupt Controller|Interrupt controller]]. The interrupt controller provides a mechanism for attached devices to get attention from the CPU.
*[[Advanced Technology Attachment|IDE (SATA or PATA) controller]]. The IDE interface allows direct attachment of system [[hard drives]].
*[[Real Time Clock]]. The real time clock provides a persistent time account.
*Power management ([[Advanced Power Management|APM]] and [[Advanced Configuration and Power Interface|ACPI]]). The APM or ACPI functions provide methods and signaling to allow the computer to sleep or shut down to save power.
*[[Nonvolatile BIOS memory]]. The system [[CMOS]], assisted by battery supplemental power, creates a limited [[non-volatile]] storage area for system configuration data.
* [[AC97]] or [[Intel High Definition Audio]] sound interface
 
Optionally, the southbridge will also include support for [[Ethernet]], [[Redundant array of independent disks|RAID]], [[Universal Serial Bus|USB]], [[audio codec]], and [[FireWire]]. Rarely, the southbridge may also include support for the keyboard, mouse, and serial ports, but normally these devices are attached through another device referred to as the [[Super I/O]].
 
==Xem thêm==