Khác biệt giữa bản sửa đổi của “Flip-flop”

Nội dung được xóa Nội dung được thêm vào
nKhông có tóm lược sửa đổi
n AlphamaEditor, General Fixes
Dòng 5:
Mạch này thực hiện xử lý trạng thái của [[tín hiệu]] của một hoặc nhiều ngõ vào và cho kết quả ở ngõ ra. Đây là yếu tố cơ bản lưu trữ trong logic tuần tự. Flip-flop và ''chốt'' (latch) là vật liệu xây dựng cơ bản của các hệ thống thiết bị điện tử kỹ thuật số, được sử dụng trong các máy tính, truyền thông, và nhiều loại khác của hệ thống điềuu khiển.<ref>Latches and Flip Flops (EE 42/100 Lecture 24 from Berkeley)</ref>
 
Flip-flop được chế tạo thành [[IC]] tự lập hoặc là phần tử tích hợp trong các [[IC]] khác.
 
== Nguyên lý hoạt động ==
Flip-flop thực hiện chức năng xử lý tín hiệu vào và làm 1 bít nhớ trạng thái kết quả, với hai ''ngõ ra'' là thuận Q và đảo <span style="text-decoration:overline">Q</span>. <ref name="Sequential Logic ">[http://www.electronics-tutorials.ws/sequential/seq_1.html Sequential Logic Circuits and the SR Flip-flop.] Electronics Tutorials, 2014. RetrievedTruy cập 01 Apr 2015.</ref>
[[Tập tin:R-S mk2.gif|thumb|| Một chốt SR tạo từ 2 [[cổng NOR]]]]
 
Dòng 16:
* ''Ngõ vào clock'' hay nhịp đồng bộ CLK: Có ở các Flip-flop cần hoạt động đồng bộ. Flip-flop thực hiện chức năng chính của nó vào thời điểm ''sườn xung clock'' chuyển từ 0 lên mức cao. Quy ước này được tất cả nhà sản xuất tôn trọng.
 
Trong các ngõ khiển, thì R (Reset) thường nhắc đến nhiều nhất, nó Reset cho Q trong f/f về trị logic 0, <span style="text-decoration:overline">Q</span> về trị logic 1. Chú ý rằng Reset là tín hiệu sử dụng trong mọi hệ thống digital, nhưng ở đó từng nơi nó có thể đặt trị mặc định là 1 khi cần thiết.
 
Trong sử dụng phải tránh ''Xung đột'' do các ngõ khiển gây ra bất định kết quả, tức là phải thiết kế timing đúng, và các ngõ khiển không dùng đến thì phải nối vào nơi có mức ''logic không tích cực'' (inactive).
Dòng 23:
 
=== Flip-flop RS ===
''Flip-flop RS'' hay Flip-flop SR <ref name="Sequential Logic ">< /ref> là một đa hài đợi, đơn giản nhất, có 2 ngõ vào R (Reset) và S (Set). R và S ngược nhau và xung đột nhau.
 
F/f RS được tích hợp làm ngõ khiển trong nhiều f/f còn lại.
 
=== Flip-flop RSH ===
''Flip-flop RSH'' <ref name="Sequential Logic ">< /ref> là f/f RS có thêm ngõ khiển EN hay Gate. Khi EN là active thì mở cho R hay S tác động.
 
=== Flip-flop D ===
''Flip-flop D''-type <ref>[http://www.electronics-tutorials.ws/sequential/seq_4.html The D-type Flip Flop.] Electronics Tutorials, 2014. RetrievedTruy cập 01 Apr 2015.</ref> là f/f đồng bộ, khi CLK tác động thì dữ liệu D (Data) chuyển tới ngõ ra Q.
 
{|border="0" style="text-align:center" width="100%"
| width="25%" | [[FileTập tin:SR (NAND) Flip-flop.svg|100px]]
| width="25%" | [[FileTập tin:SR (Clocked) Flip-flop.svg|100px]]
| width="25%" | [[FileTập tin:D Flip-flop (Simple) Symbol.svg|100px]]
| width="25%" | [[FileTập tin:D-Type Flip-flop.svg|100px]]
|-
| ''Flip-flop'' RS
Dòng 44:
| ''Flip-flop'' D
|-
| [[FileTập tin:JK Flip-flop (Simple) Symbol.svg|100px]]
| [[FileTập tin:JK Flip-flop.svg|100px]]
| [[FileTập tin:Transparent Latch Symbol.svg|100px]]
| [[FileTập tin:T-Type Flip-flop.svg|100px]]
|-
| ''Flip-flop'' JK (simple)
Dòng 56:
 
=== Flip-flop JK ===
''Flip-flop JK'' <ref>[http://www.electronics-tutorials.ws/sequential/seq_2.html The JK Flip Flop.] Electronics Tutorials, 2014. RetrievedTruy cập 01 Apr 2015.</ref> là f/f đồng bộ. Nó xử lý gần như f/f RS khi coi (J=Set, K=Reset) và giải thích sự kiện:
* J = 1, K = 0 là lệnh Set
* J = 0, K = 1 là lệnh Reset
Dòng 80:
 
=== Flip-flop T ===
''Flip-flop T'' <ref>[http://www.electronics-tutorials.ws/counter/count_1.html Frequency Division]. Electronics Tutorials, 2014. RetrievedTruy cập 01 Apr 2015.</ref> hay f/f Toggle, thực hiện Đổi ngược ngõ ra khi có:
* T chuyển sang active
* Khi T là inactive thì khi CLK tác động.
 
== Ứng dụng ==